色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

Rapidus與Cadence宣布合作,共同優(yōu)化AI驅動參考設計流程

發(fā)布時間:2024-12-16 09:22    發(fā)布者:eechina
關鍵詞: Rapidus , Cadence
近日,Rapidus與全球領先的EDA電子設計自動化)廠商Cadence(楷登電子)宣布達成合作。此次合作將聚焦于提供經(jīng)過雙方共同優(yōu)化的人工智能(AI)驅動的參考設計流程和廣泛的IP(知識產(chǎn)權)組合,涵蓋2nm GAA(Gate-All-Around,環(huán)繞柵極)工藝和BSPDN(Back Side Power Delivery Network,背面電力傳輸網(wǎng)絡)技術。

Rapidus是由索尼、豐田、NTT、三菱、NEC、鎧俠和軟銀等八家日本企業(yè)于2022年聯(lián)合成立的合資企業(yè),旨在實現(xiàn)本地化先進半導體工藝的設計和制造。Cadence則是EDA領域的領導廠商,以其先進的電子設計自動化解決方案和廣泛的IP組合而聞名。

此次合作,Rapidus和Cadence將共同開發(fā)適用于2nm GAA和BSPDN技術的AI驅動數(shù)字和模擬/混合信號參考設計流程。這些流程將基于Cadence的設計解決方案,包括先進的接口和存儲IP組件組合,如HBM4(High Bandwidth Memory 4,第四代高帶寬存儲器)、224G SerDes(Serializer/Deserializer,串行器/解串器)和PCI Express 7.0等。

Rapidus表示,GAA和BSPDN技術對于滿足日益嚴格的功率、性能和面積要求至關重要,將是未來半導體行業(yè)滿足人工智能計算需求的關鍵。BSPDN技術通過將芯片的供電結構從晶圓正面轉移至背面,簡化供電路徑并降低電力路徑對信號傳輸?shù)母蓴_,最終降低平臺整體電壓與功耗。

通過與Cadence的合作,Rapidus的客戶將能夠利用這些先進技術和優(yōu)化流程,快速開發(fā)高性能、低功耗的半導體產(chǎn)品。雙方的合作還將支持Rapidus的設計制造和協(xié)同優(yōu)化(DMCO)概念,推動半導體技術的創(chuàng)新和發(fā)展。

Rapidus與Cadence的合作不僅限于參考設計流程和IP組合的優(yōu)化。雙方還將攜手推動未來AI基礎設施的建設,通過結合Rapidus的先進半導體工藝技術和Cadence的EDA及IP解決方案,為行業(yè)制定新的技術標準并創(chuàng)造變革性的解決方案。
本文地址:http://m.54549.cn/thread-878598-1-1.html     【打印本頁】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內(nèi)容、版權和其它問題,我們將根據(jù)著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表