AMD于近日宣布推出第二代Versal Premium系列自適應(yīng)SoC平臺,這一創(chuàng)新性的平臺將成為FPGA(現(xiàn)場可編程門陣列)行業(yè)中首款在硬IP中采用CXL3.1與PCIe Gen6標(biāo)準(zhǔn),并支持LPDDR5存儲器的器件。 第二代Versal Premium系列自適應(yīng)SoC平臺通過支持業(yè)界最快的主機(jī)接口CXL3.1和PCIe Gen6,實現(xiàn)了高帶寬主機(jī)CPU與加速器的連接。與支持PCIe Gen4或Gen5的FPGA相比,PCIe Gen6提供了2至4倍的線速率提升。與此同時,運行PCIe Gen6的CXL3.1在類似時延下能提供使用CXL2.1器件的雙倍帶寬,并增強(qiáng)了架構(gòu)和一致性功能。 ![]() 除了卓越的連接性能,第二代Versal Premium系列自適應(yīng)SoC平臺還以最高8533 Mb/s的LPDDR5存儲器連接,顯著加速了存儲器帶寬,帶來了更快的數(shù)據(jù)傳輸和實時響應(yīng)。與采用LPDDR4/5存儲器的同類器件相比,這種超快的增強(qiáng)型DDR存儲器將主機(jī)連接速度提升了至高2.7倍。當(dāng)與CXL存儲器擴(kuò)展模塊進(jìn)行連接時,總帶寬可以比單獨使用LPDDR5X存儲器高出至多2.7倍。 這一平臺允許為多個加速器實現(xiàn)可擴(kuò)展的內(nèi)存池和擴(kuò)展,進(jìn)而優(yōu)化存儲器利用率并增加帶寬和容量。通過為多個器件動態(tài)分配內(nèi)存池,第二代Versal Premium系列自適應(yīng)SoC旨在提高多頭單邏輯器件(MH-SLD)的存儲器利用率,使其無需架構(gòu)或交換機(jī)即可運行,同時支持至多兩個CXL主機(jī)。 安全性能方面,第二代Versal Premium系列也進(jìn)行了顯著增強(qiáng)。它是業(yè)界首款在硬IP中提供集成PCIe®完整性和數(shù)據(jù)加密(IDE)支持的FPGA器件。增強(qiáng)的安全功能有助于在傳輸和靜態(tài)狀態(tài)下均可快速、安全地傳輸數(shù)據(jù)。 AMD自適應(yīng)與嵌入式計算集團(tuán)高級副總裁Salil Raje表示:“該平臺將幫助客戶提高系統(tǒng)吞吐量和內(nèi)存資源的利用率,從而實現(xiàn)更高的性能!盋XL3.1和LPDDR5X內(nèi)存的結(jié)合,有助于滿足對實時處理和存儲日益增長的需求,特別是在數(shù)據(jù)中心、人工智能和機(jī)器學(xué)習(xí)等領(lǐng)域。 |