色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

基于Virtuoso平臺的單片射頻收發(fā)系統(tǒng)電路仿真與版圖設(shè)計

發(fā)布時間:2010-7-18 23:57    發(fā)布者:conniede
在當(dāng)前通信市場的帶動下,通信技術(shù)飛速向前發(fā)展,手持無線通信終端成為其中的熱門應(yīng)用之一。因此,單片集成的射頻收發(fā)系統(tǒng)正受到越來越廣泛的關(guān)注。典型的射頻收發(fā)系統(tǒng)包括低噪聲放大器(LNA)、混頻器(Mixer)、濾波器、可變增益放大器,以及提供本振所需的頻率綜合器等單元模塊,如圖1所示。對于工作在射頻環(huán)境的電路系統(tǒng),如2.4G或5G的WLAN應(yīng)用,系統(tǒng)中要包含射頻前端的小信號噪聲敏感電路、對基帶低頻大信號有高線性度要求的模塊、發(fā)射端大電流的PA模塊、鎖相環(huán)頻率綜合器中的數(shù)字塊,以及非線性特性的VCO等各具特點的電路。眾多的電路單元及其豐富的特點必然要求在這種系統(tǒng)的設(shè)計過程中有一個功能豐富且強(qiáng)大的設(shè)計平臺。在綜合比較后,本文選定了CadenceVirtuoso全定制IC設(shè)計工具。


VirtUOSO是Cadence公司推出的用于模擬/數(shù)字混合電路仿真和射頻電路仿真的專業(yè)軟件。基于此平臺,Cadence公司還開發(fā)了面向射頻設(shè)計的新技術(shù),包括射頻提取技術(shù)、針對無線芯片設(shè)計的兩個新設(shè)計流程。不僅如此,目前的virtuoso已經(jīng)整合了來自合作伙伴安捷倫、
coWare、Helic 和Mathworks等公司的技術(shù),射頻設(shè)計能力大為增強(qiáng)。使用該項新技術(shù),可以減少設(shè)計反復(fù),并縮短產(chǎn)品上市時間。其AMS工具可以實現(xiàn)自頂向下、數(shù)/;旌系碾娐吩O(shè)計;Composer工具可以方便地進(jìn)行電路設(shè)計的輸入和管理;spectre/SpectreRF仿真器精度高,適合不同特點的電路設(shè)計;Layout工具包含了布局、交叉參考、布線、版圖驗證、參數(shù)提取等功能;此外,virtuoso能進(jìn)行可靠的后仿真和成品率控制。

基于Virtuoso的行為仿真和系統(tǒng)規(guī)劃射頻收發(fā)系統(tǒng)的設(shè)計最終能否成功,以及模塊指標(biāo)分配是否合理可行,都有賴于具體電路設(shè)計之前對系統(tǒng)的行為建模和計算,即所謂的行為仿真。這也是自頂向下設(shè)計模式的關(guān)鍵一步。Cadence內(nèi)置的Verilog-A和VHDL仿真器,以及混合輸入模式的仿真方法提供了這種可能性。而且,Cadence軟件免費提供了大量的行為模型供選擇使用,對于射頻系統(tǒng)設(shè)計,所要做的就是調(diào)用并設(shè)定各個模塊預(yù)期的指標(biāo)要求,通過仿真很快就能得到系統(tǒng)的行為特征。根據(jù)要求可以方便地修改各個模塊的指標(biāo)重新仿真,直到系統(tǒng)的行為滿足要求為止。以接收機(jī)為例,接收系統(tǒng)如圖2所示。每個模塊的指標(biāo)設(shè)定非常具體,如輸入輸出阻抗、增益、隔離度、噪聲系數(shù)NF、線性度IP3、直流偏移IP2等。仿真完成后,每個模塊的指標(biāo)分配任務(wù)也同時完成。


每個模塊用具體電路實現(xiàn)后可以逐一取代相應(yīng)的設(shè)計模塊,進(jìn)行系統(tǒng)仿真,可以看出每個模塊是否滿足系統(tǒng)的需要,進(jìn)而評估每個實際模塊對系統(tǒng)性能的影響。

基于Virtuoso Spectre/SpectreRF的電路模塊仿真設(shè)計

基于上述的行為仿真結(jié)果和指標(biāo)分配結(jié)果,可以劃分系統(tǒng)模塊設(shè)計任務(wù),對每個單元塊分別進(jìn)行設(shè)計仿真。

LNA

LNA是射頻接收機(jī)最前端的一個有源部件,它決定了系統(tǒng)的噪聲性能。對它的要求主要是具有盡量低的NF和足夠的功率增益、好的輸入匹配,其次是高線性度和隔離度。其電路如圖3所示。利用Spectre的SP分析或Spectre RF的PSS+Pnoise分析都可以進(jìn)行NF分析。還可以利用NFmin的結(jié)果來挑選晶體管的尺寸,以使最優(yōu)源阻抗?jié)M足最小的噪聲要求。

Mixer

混頻器是收發(fā)機(jī)的核心,由于完成的是變頻工作,其主要仿真方法需采用SpectreRF仿真器;祛l器的增益、NF等與輸入輸出有關(guān),但輸人和輸出工作在不同的頻段上,往往要在PSS分析的基礎(chǔ)上進(jìn)行其它分析才能得到正確結(jié)果,如PSP、Pnoise、PAC等;祛l器的結(jié)構(gòu)是典型雙平衡吉爾伯特。

VGA

基帶VGA由于頻率低、增益大,因此對噪聲要求不高,主要是對線性度、增益等指標(biāo)有較高的要求,SpectreRF的PSS掃描可以方便地對模塊的輸入進(jìn)行掃描并自動對掃描曲線作延長,直接標(biāo)示出線性度P1dB和IIP3的交點位置及數(shù)值大小,非常方便直觀。這種方法與傳統(tǒng)的two tone測試相比更加靈活高效。VGA在不同增益狀態(tài)下的IIP3指標(biāo)的仿真只需把控制寫成變量,在ADE環(huán)境中進(jìn)行掃描變量的值即可完成。所得的結(jié)果可以方便地進(jìn)行比較分析。通過調(diào)整可以獲得理想的VGA電路。甚至可以把ADE下的各種設(shè)置保存成ocean的腳本文件,利用腳本的自動運行,只要事先安排好各種仿真任務(wù),cadence就能自動完成各項仿真并保存數(shù)據(jù)結(jié)果。對數(shù)據(jù)進(jìn)行比較分析后能獲悉電路的性能,以此為指導(dǎo)逐步改進(jìn),便可獲得一個滿足系統(tǒng)需要的電路模塊。

PLL模塊

PLL各模塊的仿真是一個比較有挑戰(zhàn)性的任務(wù),PLL本身是一個數(shù)字/模擬混合的模塊,但是一般都用模擬的方式設(shè)計各個模塊。PLL的仿真包含了上百項指標(biāo)的測試工作,這些仿真要用到幾乎所有Spectre和SpectreRF的仿真工具。以其中VCO和CP的仿真為例,VCO非線性的工作特點決定了它的噪聲計算不能以小信號的方式進(jìn)行,采用PSS+Pnoise的方式則可以準(zhǔn)確地仿真VCO的相位噪聲性能。通過掃描可以得到VCO的頻率調(diào)諧增益Kvco。

電荷泵輸出電流特性是衡量CP性能的常用曲線,CP決定了PLL環(huán)路的增益和帶內(nèi)噪聲性能。通過掃描也可以容易地得到CP在不同狀態(tài)下電流源的恒流和匹配特性。

以上所述是射頻接收機(jī)幾個典型單元模塊的電路設(shè)計仿真過程。系統(tǒng)各個單元塊的仿真是可以同時展開的,完成的模塊可以隨時代入行為系統(tǒng)來驗證設(shè)計結(jié)果。經(jīng)過若干次反復(fù)修改與驗證,最終可以得到符合要求的接收系統(tǒng)。

溫度分析

要保證最終系統(tǒng)設(shè)計的可靠性和成品率,很關(guān)鍵的一步是在各個單元塊的設(shè)計中進(jìn)行溫度、極端情況等分析。這些功能可以在cadenceVirtuoso中通過設(shè)置不同的仿真溫度、通過仿真模型的Corner設(shè)置,以及直接使用其提供的MonteCarlo仿真工具來進(jìn)行。

射頻收發(fā)系統(tǒng)的整體電路仿真

各個模塊電路分別設(shè)計驗證完成以后,就可以把所有模塊連成系統(tǒng),并加上PAD、ESD等構(gòu)成一個完整的芯片系統(tǒng),如圖4所示。對這個系統(tǒng)加上激勵進(jìn)行仿真測試,如圖5所示,可以對整個系統(tǒng)電路進(jìn)行仿真。如果仿真計算所用的硬件資源足夠大,可以直接對系統(tǒng)進(jìn)行tran、SP、PSS,以及PSP、Pnoise、PAC等分析,獲得整個芯片的性能。如果資源不足,則可以考慮對系統(tǒng)按功能進(jìn)行分組、分塊仿真。由于分出的塊之間相對獨立,因此整體系統(tǒng)的特性與分塊仿真差別不大。

版圖設(shè)計與后仿真

在各模塊的設(shè)計指標(biāo)滿足自身及系統(tǒng)要求的基礎(chǔ)上可以開始各個模塊的版圖設(shè)計,如圖6所示。首先利用Layout-XL的元件調(diào)入功能可以直接由原理圖調(diào)入版圖元件,進(jìn)行各個模塊的粗略布局,主要是安排與其它模塊的連接端口以及一些重要元件的預(yù)布局。然后從系統(tǒng)上將所有模塊的預(yù)布局調(diào)入進(jìn)行整體布局考慮。利用Virtuoso Layout工具所具有的層次化管理和操作的特性,可以對每個模塊的安放及其與其它模塊的銜接進(jìn)行系統(tǒng)考慮。


系統(tǒng)布局以后,將邊界條件分配給每個模塊。在模塊單獨的布局過程中要遵守其邊界約定。版圖進(jìn)行到一定階段后,即可以調(diào)入到系統(tǒng)版圖中來檢查,隨時作必要的調(diào)整以滿足每個模塊的具體情況。

具體版圖繪制過程中可以充分利用Virtuoso版圖工具的強(qiáng)大功能,比如充分發(fā)揮快捷鍵功能可以使版圖設(shè)計流暢高效;利用Layout-XL的交叉參考可以隨時發(fā)現(xiàn)錯誤的連線或因疏忽造成的短路;利用DRD的實時規(guī)則檢查可以避免絕大多數(shù)違反設(shè)計規(guī)則的布圖。

版圖的規(guī)則檢查可以采用Virtuoso的Diva工具,DRC、LVS、Extract等工作都可以在其友好的界面下完成。對于射頻電路版圖元件數(shù)規(guī)模不大的特點,利用Diva完成絕大部分工作是很合適的。如果想進(jìn)一步提高版圖提取和后仿真的精確度,可以考慮采用Assura工具來進(jìn)行。

結(jié)語

本文詳細(xì)討論了基于cadenceVirtuoso設(shè)計平臺的單片射頻收發(fā)集成電路的設(shè)計過程。討論了利用VirtUOSO工具完成的自頂向下、從系統(tǒng)到模塊、從前端都后端的整個設(shè)計步驟,直到實現(xiàn)一個完整的射頻芯片?梢钥闯觯琕irtuoso平臺工具在IC設(shè)計的各個階段所發(fā)揮的重要作用。
文中所述的單片射頻芯片設(shè)計中所采用的Virtuoso工具只是VirtUOS()家族中最常用的幾個工具,依靠他們的強(qiáng)大功能足以完成復(fù)雜的射頻系統(tǒng)設(shè)計,是性價比較高的一種解決方案。如果再結(jié)合Virtuoso的AMS、Ultrasim、VoltageStorm、ElectronStorm等工具,將會使設(shè)計效率更高,設(shè)計更精確
本文地址:http://m.54549.cn/thread-15569-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表