色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x
查看: 6877|回復(fù): 1
打印 上一主題 下一主題

C6678+FPGA信號處理板

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2015-1-7 17:41:13 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
關(guān)鍵詞: 6678 , C6678 , VPX , 信號處理板 , DSP

C6678+FPGA信號處理板

一、系統(tǒng)概述

    DSP6678板作為一款高性能數(shù)字信號處理平臺,提供豐富的運算資源和高速接口資源,以適應(yīng)對大數(shù)據(jù)量信號處理實時性、精度以及高速傳輸?shù)目量桃蟆?/font>
二、主要特性
    1、TI八核1GHz定/浮點 DSP:TMS320C6678;
        a)512Mb NAND Flash;
        b)128Mb SPI NOR Flash;
        c)1Mb I2C EEPROM;
        d)16Gb DDR3-1600;
    2、Xilinx V5系列FPGA:XC5VLX85T;
    3、Xilinx SP3 FPGA:XC3S200A用于系統(tǒng)上電及啟動配置等;
    4、1個x4 SRIO用于FPGA與DSP之間數(shù)據(jù)傳輸;
    5、1個x4 SRIO用于FPGA外部高速數(shù)據(jù)傳輸?shù)臄U(kuò)展;
    6、兩個RS232串口;
    7、10M/100M以太網(wǎng)接口;
    8、1000M以太網(wǎng)接口。
    9、系統(tǒng)
        a)FPGA與DSP之間通過4X 2.5G SRIO互聯(lián),另外FPGA與DSP之間還提供EMIF接口互聯(lián),GPIO接口互聯(lián);
        b)FPGA外掛64MB DDR2內(nèi)存,并通過硬件TCP/IP協(xié)議棧芯片實現(xiàn)10M/100M以太網(wǎng);
        c)FPGA對外提供14CH的LVDS接口,接插件型號為SCSI68;
        d)SP3 FPGA主要提供單板上主要器件的上電/復(fù)位時序控制;
        e)時鐘芯片為CDCE62005,DSP的工作參考時鐘以及FPGA GTP資源的參考時鐘均由其產(chǎn)生;

        f)DSP的供電由UCD9222+UCD7242提供。


三、系統(tǒng)框圖:


北京金石智信科技有限公司    智能系統(tǒng)產(chǎn)業(yè)領(lǐng)跑者    www.jszxtech.com


沙發(fā)
發(fā)表于 2015-2-6 15:10:39 | 只看該作者
以前用過“基于雙TMS320C6678+雙XC6VSX315T的6U VPX高速數(shù)據(jù)處理平臺”確實不錯!
您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表