色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

Altera發(fā)布Quartus II v14.1,支持業(yè)界第一款具有硬核浮點DSP模塊的FPGA實現(xiàn)TFLOP性能

發(fā)布時間:2014-12-16 11:49    發(fā)布者:eechina
關(guān)鍵詞: Quartus , 硬核 , 浮點DSP
軟件擴展支持Arria 10 FPGASoC,縮短了設(shè)計時間

Altera公司發(fā)布其Quartus II軟件v14.1,擴展支持Arria 10 FPGA和SoC——FPGA業(yè)界唯一具有硬核浮點DSP模塊的器件,也是業(yè)界唯一集成了ARM處理器的20 nm SoC FPGA。Altera最新的軟件版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮點DSP模塊。用戶現(xiàn)在可以選擇三種獨特的DSP設(shè)計輸入流程,DSP性能達到業(yè)界領(lǐng)先的1.5 TFLOPS。軟件還包括多項優(yōu)化,加速Arria 10 FPGA和SoC設(shè)計時間,提高了設(shè)計人員的效能。



Arria 10 FPGA和SoC中集成了IEEE 754兼容浮點DSP模塊,前所未有的提高了浮點DSP性能、設(shè)計人員的效能以及邏輯利用率。Quartus II軟件v14.1提供了高級工具流程,為硬核浮點DSP模塊提供多種設(shè)計輸入選項,支持用戶迅速設(shè)計并實現(xiàn)解決方案,滿足各種需要大量計算的應(yīng)用需求,例如,高性能計算(HPC)、雷達、科學(xué)和醫(yī)療成像等應(yīng)用領(lǐng)域。這些設(shè)計流程包括為軟件編程人員提供的OpenCL,為基于模型的設(shè)計人員提供的DSP Builder,以及為傳統(tǒng)FPGA設(shè)計人員提供的硬件描述語言(HDL)流程。與軟核實現(xiàn)不同,硬核浮點DSP模塊不會占用寶貴的邏輯資源來實現(xiàn)浮點操作。

Quartus II軟件v14.1的其他特性包括:
•    增強設(shè)計空間管理器II (DSE II)工具加速了時序收斂,為用戶提供實時狀態(tài)和報告數(shù)據(jù)。數(shù)據(jù)可以用于和計算群同時產(chǎn)生的多次編譯進行逐項對比。
•    優(yōu)化的集中式IP分類和改進后的圖形用戶界面(GUI)有助于在一個位置進行存儲,很容易找到所有定制IP。
•    此外,Altera新的非易失MAX 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件封裝中包含了雙配置閃存、模擬和嵌入式處理功能。
•    增強JNEye串行鏈路分析工具進一步簡化了電路板級設(shè)計和規(guī)劃。JNEye工具結(jié)合Arria 10硅片模型,能夠仿真Arria 10設(shè)計中的傳輸線模型,估算插入損耗和交叉串?dāng)_參數(shù)。

關(guān)于Quartus II軟件v14.1最新特性的詳細(xì)信息,請訪問Quartus II軟件新增特性網(wǎng)頁。

價格和供貨信息
現(xiàn)在可以下載訂購版和免費網(wǎng)絡(luò)版的Quartus II軟件v14.1。Altera的軟件訂購程序?qū)④浖a(chǎn)品和維持費用合并在一個年度訂購支付中。訂戶可以收到Quartus II軟件、ModelSim-Altera入門版軟件,以及IP基本套裝的全部許可,它包括Altera最流行的IP內(nèi)核。一個節(jié)點鎖定的PC許可年度軟件訂購價格為2,995美元,可以通過Altera eStore購買。


本文地址:http://m.54549.cn/thread-135527-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表