色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

如何靈活使用飛思卡爾i.MX應(yīng)用處理器的GPIO

發(fā)布時(shí)間:2014-8-1 14:49    發(fā)布者:老電工
關(guān)鍵詞: i.MX處理器 , GPIO , 電平轉(zhuǎn)換
從事i.MX應(yīng)用處理器的應(yīng)用設(shè)計(jì)客戶支持工作幾年以來(lái),經(jīng)常會(huì)收到GPIO使用或者與其直接相關(guān)的問(wèn)題。而且問(wèn)題不僅僅來(lái)自于初次使用i.MX處理器的客戶,也有很多是來(lái)自從事產(chǎn)品開(kāi)發(fā)多年的工程師。由于i.MX應(yīng)用處理器具有較高的復(fù)雜性,導(dǎo)致硬件設(shè)計(jì)和軟件開(kāi)發(fā)是由不同的人/團(tuán)隊(duì)來(lái)負(fù)責(zé)的,從而使一些軟件硬件銜接部分成了一個(gè)類似于三不管的灰色地帶。硬件設(shè)計(jì)者認(rèn)為是軟件去使用所以不太關(guān)心,而軟件人員對(duì)硬件相關(guān)的知識(shí)基礎(chǔ)弱,比較難于深入理解怎樣使用。但其在設(shè)計(jì)中的重要性是不容忽視的,否則會(huì)導(dǎo)致很多潛在的問(wèn)題。
通常GPIO會(huì)占到芯片超過(guò)一半的管腳數(shù)量,在此分享一些飛思卡爾i.MX應(yīng)用處理器GPIO的功能點(diǎn)的使用經(jīng)驗(yàn),希望能幫助設(shè)計(jì)人員避免問(wèn)題,優(yōu)化設(shè)計(jì),讓設(shè)計(jì)成為一件快樂(lè)的事。

電平轉(zhuǎn)換速度(slew rate)

對(duì)于這個(gè)功能的詳細(xì)描述一直沒(méi)有出現(xiàn)在飛思卡爾官方發(fā)布的文檔中,經(jīng)應(yīng)用團(tuán)隊(duì)的努力下,在最新的IMX6DQRM Rev2版已經(jīng)加入。通過(guò)文檔大家可以了解到電平轉(zhuǎn)換速度依賴于三個(gè)寄存器(DSE,SRE和SPEED)的配置,電平轉(zhuǎn)換速率的輸出結(jié)果有四級(jí)。

顧名思義,這是一個(gè)可以調(diào)整高低電平切換上升和下降時(shí)間速度的設(shè)置項(xiàng),在一般的應(yīng)用中使用芯片默認(rèn)的設(shè)置就可以了。在需要微調(diào)SI或EMI性能時(shí)可以嘗試修改配置。

由于這個(gè)功能并沒(méi)有設(shè)計(jì)成可以精確的控制轉(zhuǎn)換時(shí)間,只是以四種不同源驅(qū)動(dòng)工作頻率的形式體現(xiàn)的(四種源驅(qū)動(dòng)頻率分別為50MHz,100MHz,150MHz和200MHz)。由此可知我們只能以一種對(duì)比趨勢(shì)的定性方式使用它。下面使用飛思卡爾官方提供的IBIS模型結(jié)合Mentor Graphic公司的HyperLynx9.1仿真工具得到一組近似結(jié)果供大家參考。

仿真模型:GPIO單端輸出 外加5pF負(fù)載

工作電壓:1.8V


需要注意的是對(duì)于一些高速的工作模式,例如SD口的HS104工作模式,IO的電平轉(zhuǎn)換速率是已經(jīng)被設(shè)定死的,不能調(diào)節(jié)了。

應(yīng)用舉例:降低并行顯示接口所有IO的電平轉(zhuǎn)換速度對(duì)改善該接口帶來(lái)的EMI性能有一定的效果。

狀態(tài)保存器(Keeper)

飛思卡爾i.MX應(yīng)用處理器的GPIO包含輸入和輸出兩組狀態(tài)保存器。

使能輸入狀態(tài)保存器可以在IO供電NVCC_xxx關(guān)掉之后,使輸入緩沖器的輸出自動(dòng)維持在關(guān)電之前的邏輯狀態(tài)。其價(jià)值可以在低功耗的應(yīng)用中得到體現(xiàn)。

使能輸出狀態(tài)保存器可以在內(nèi)核供電關(guān)掉之后,使IO的輸出自動(dòng)維持在關(guān)電之前的邏輯狀態(tài)(需要注意的是輸出狀態(tài)保存器不能與上下拉同時(shí)工作)。其價(jià)值同樣可以體現(xiàn)在低功耗的應(yīng)用中。

應(yīng)用舉例:輸入狀態(tài)保存器可以允許IO的供電由外部輸入邏輯來(lái)控制,不必?fù)?dān)心狀態(tài)由于外部輸入邏輯關(guān)電丟失,當(dāng)外部電路沒(méi)有狀態(tài)變化時(shí)可以關(guān)閉電源達(dá)到節(jié)電的目的。而輸出狀態(tài)保存器則可以允許內(nèi)核關(guān)電,不必?fù)?dān)心輸出邏輯丟失。

開(kāi)漏(open-drain)

開(kāi)漏(OD)是針對(duì)場(chǎng)效應(yīng)管而言的,類似于三極管的集電極開(kāi)路(OC)。I2C總線就是OD門電路的典型應(yīng)用。

飛思卡爾i.MX應(yīng)用處理器的大部分GPIO都支持開(kāi)漏模式,這使得設(shè)計(jì)上可以很靈活的實(shí)現(xiàn)線與邏輯以及不同電壓域的輸出控制。

應(yīng)用舉例:當(dāng)需要使用GPIO來(lái)控制外設(shè)時(shí),工作電平不匹配也能不是沒(méi)有辦法了,只要將GPIO設(shè)置為開(kāi)漏模式,外面增加上拉電阻連接到受控電路邏輯電平即可,不必?fù)?dān)心電平不匹配帶來(lái)的漏電流或者電路損壞。(當(dāng)然一定要注意,外部邏輯電平不能高于GPIO本身的最大耐壓值)

上下拉(pull-up/pull-down)

上下拉就是指上下拉電阻,所有飛思卡爾i.MX應(yīng)用處理器的GPIO都包含這個(gè)功能。需要指出的是上下來(lái)是一個(gè)相對(duì)獨(dú)立的功能,不受限于輸出或輸入設(shè)置。也就是說(shuō)當(dāng)GPIO作為輸入時(shí)可以使能上拉或者下拉,作為輸出時(shí)也可以使能上拉或下拉。

當(dāng)對(duì)上拉下電路的電流驅(qū)動(dòng)能力要求不高時(shí),片內(nèi)的上下拉可以代替電路板上的上下拉設(shè)計(jì),達(dá)到簡(jiǎn)化電路和降成本的目的。

應(yīng)用舉例:由于上下拉的獨(dú)立性,在系統(tǒng)調(diào)試的時(shí)候外部控制芯片的程序可能還沒(méi)有準(zhǔn)備好,可以通過(guò)控制上下拉來(lái)對(duì)某些IO進(jìn)行進(jìn)行邏輯或功能測(cè)試。

附注:該功能提供的上下拉電阻的阻值誤差較大,請(qǐng)根據(jù)數(shù)據(jù)手冊(cè)和具體應(yīng)用來(lái)權(quán)衡。

后記:

由于i.MX應(yīng)用處理器包含眾多系列,本文介紹的功能是基于目前最新的i.MX6系列,其它系列會(huì)有不同,但萬(wàn)變不離其中,設(shè)計(jì)時(shí)留意下就好。

本文地址:http://m.54549.cn/thread-131430-1-1.html     【打印本頁(yè)】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表