色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

賽靈思1866 Mbps DDR3 外部存儲器接口性能演示

發(fā)布時間:2014-1-15 11:07    發(fā)布者:eechina
關(guān)鍵詞: DDR3 , 外部存儲器

賽靈思Virtex-7 XT 和 HT FPGA 是第一代集成符合PCI-E 3.0標(biāo)準(zhǔn)的硬 IP 核的賽靈思All Programmable 器件。Kintex™-7 和 Virtex-7 FPGA 均采用 1866 Mb/s DDR3 外部存儲器接口,可進(jìn)一步提高 PCI Express 系統(tǒng)的吞吐量。該演示使用了基于Kintex-7 325T FPGA 開發(fā)板的中速級別器件。
本文地址:http://m.54549.cn/thread-125718-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表