色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

ZYNQ7000板子上,PL端邏輯燒寫(xiě)到FLASH里面。怎么辦?

發(fā)布時(shí)間:2023-2-13 21:06    發(fā)布者:CoreKernel
前言
本操作如何固化ZYNQ PL端程序到FLASH分享---基于廣州星嵌電子科技有限公司設(shè)計(jì)研發(fā)的Zynq7015平臺(tái)。
FLASH型號(hào)
板載QSPI FLASH一顆,具體型號(hào)為:MT25QL256ABA1EW9-0SIT。

增加Block Design設(shè)計(jì)文件
首先,打開(kāi)已經(jīng)完成的Vivado設(shè)計(jì)例程,點(diǎn)擊Project Manager下面的IP Integrator -> Create Block Design,創(chuàng)建Block Design設(shè)計(jì)文件

在彈出的對(duì)話(huà)框中,點(diǎn)擊OK

Diagram窗口,點(diǎn)擊中間加號(hào)按鈕,添加IP

在彈出的IP添加窗口的搜索欄中,輸入zynq字樣,然后雙擊選中ZYNQ7 Processing System

添加好ZYNQ7 Processing System IP核后,雙擊該IP核,對(duì)此IP核進(jìn)行配置:

設(shè)置ZYNQ7 Processing System IP核的外設(shè)IO

設(shè)置ZYNQ7 Processing System IP核的DDR內(nèi)存,然后點(diǎn)擊OK,完成IP核配置:


點(diǎn)擊Run Block Automation,運(yùn)行模塊自動(dòng)化,并在彈出的對(duì)話(huà)框中直接點(diǎn)擊OK


使用鼠標(biāo)左鍵,單擊FCLK_CLK0,并拖動(dòng)鼠標(biāo)至M_AXI_GP0_ACLK,將這兩個(gè)管腳短接起來(lái):

Sources窗口,右鍵點(diǎn)擊design_1.bd文件,在彈出的菜單中,選擇Generate Output Products,并在隨后彈出的對(duì)話(huà)框中點(diǎn)擊Generate


輸出文件生成完畢后,點(diǎn)擊OK

Sources窗口,右鍵點(diǎn)擊design_1.bd文件,在彈出的菜單中,選擇Create HDL Wrapper,并在隨后彈出的對(duì)話(huà)框中點(diǎn)擊Generate

在彈出的對(duì)話(huà)框中直接點(diǎn)擊OK

修改頂層文件
Sources窗口,雙擊打開(kāi)剛剛生成的design_1_wrapper.v文件:

Vivado之前的工程頂層模塊例化到design_1_wrapper.v設(shè)計(jì)文件中:

整理design_1_wrapper.v模塊的輸入、輸出管腳,并將Vivado例程頂層模塊的管腳添加進(jìn)來(lái):

生成下載bit流文件
點(diǎn)擊Generate Bitsteam,生成bit流文件,在彈出的對(duì)話(huà)框中選擇Yes


如果在生成bit流文件過(guò)程中,產(chǎn)生了如下錯(cuò)誤,則按照錯(cuò)誤提示,添加時(shí)鐘約束,如下示例紅框中所示,將紅框里面的內(nèi)容復(fù)制到約束文件中:

雙擊Constraints -> constrs_1下面的xdc約束文件,xdc約束文件打開(kāi)后,將錯(cuò)誤提示內(nèi)容復(fù)制到xdc約束文件中,然后點(diǎn)擊保存:

然后,再次點(diǎn)擊Generate Bitsteam,生成bit流文件,在彈出的對(duì)話(huà)框中選擇Yes。
bit流文件生成完成后,在彈出的窗口中點(diǎn)擊Cancel

導(dǎo)出硬件設(shè)計(jì)文件
點(diǎn)擊File -> Export -> Export Hardware…:

在彈出的對(duì)話(huà)框中,選中Include bitstream,然后點(diǎn)擊OK

打開(kāi)Xilinx SDK軟件界面
點(diǎn)擊File -> Launch SDK,并在彈出的對(duì)話(huà)框中點(diǎn)擊OK


隨后,SDK軟件被打開(kāi):

生成FSBL文件
Xilinx SDK軟件界面,點(diǎn)擊File -> New -> Application Project

用戶(hù)自定義fsbl工程名,如下示例fsbl,然后點(diǎn)擊Next

選擇Zynq FSBL模板,并點(diǎn)擊Finish

等待Build進(jìn)度條完成:

fsbl工程Build進(jìn)度條完成后,在fsbl -> Binaries目錄下面會(huì)生成一個(gè)fsbl.elf文件:

生成下載鏡像文件BOOT.bin
點(diǎn)擊Xilinx Tools -> Create Zynq Boot Image

指定bif文件存放路徑,用戶(hù)自定義位置:

添加FSBL文件,將剛剛生成的fsbl.elf文件添加到Boot image partitions中:


添加bit流文件,將bit流文件添加到Boot image partitions中:


最后,點(diǎn)擊Create Image,生成鏡像文件BOOT.bin

燒寫(xiě)FLASH
燒寫(xiě)FLASH前,需確保下載模式配置為JTAG模式,即開(kāi)發(fā)板SW2撥碼開(kāi)關(guān)的2位撥碼均需要撥到ON的位置,如下圖紅框所示:

開(kāi)發(fā)板上電,然后點(diǎn)擊Xilinx Tools -> Program Flash

點(diǎn)擊Browse,選擇剛剛生成的鏡像文件BOOT.bin,然后點(diǎn)擊Program

等待燒寫(xiě)完成:

FLASH燒寫(xiě)完成后,在控制臺(tái)輸出Flash Operation Successful信息:

程序固化檢驗(yàn)
燒寫(xiě)完FLASH后,給開(kāi)發(fā)板斷電,并將SW2撥碼開(kāi)關(guān)設(shè)置為QSPI FLASH啟動(dòng)模式,即1號(hào)撥碼位撥到ON位置,2號(hào)撥碼位撥到ON的對(duì)立面,如下圖紅色箭頭所示:

開(kāi)發(fā)板上電,查看實(shí)驗(yàn)程序是否運(yùn)行起來(lái)。
ZYNQ系列FPGA程序固化說(shuō)明.pdf (4.85 MB)



       

本文地址:http://m.54549.cn/thread-810541-1-1.html     【打印本頁(yè)】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表