作者:ADI系統(tǒng)應(yīng)用工程師Maithil Pachchigar和ADI產(chǎn)品應(yīng)用工程師John Neeko Garlitos 精密數(shù)據(jù)采集子系統(tǒng)通常由高性能的分立式線性信號(hào)鏈模塊組成,用于測(cè)量和保護(hù)、調(diào)節(jié)和獲取,或者合成和驅(qū)動(dòng)。硬件設(shè)計(jì)人員在開(kāi)發(fā)這些數(shù)據(jù)采集信號(hào)鏈時(shí),一般需要高輸入阻抗,以直接連接多種傳感器。在這種情況下,通常需要利用可編程增益使電路適應(yīng)不同的輸入信號(hào)幅度——單極性或雙極性和單端或差分信號(hào),具有可變共模電壓。大多數(shù)PGIA傳統(tǒng)上由單端輸出組成,該輸出不能直接全速驅(qū)動(dòng)基于全差分、高精度SAR架構(gòu)的ADC,需要至少一個(gè)信號(hào)調(diào)理或驅(qū)動(dòng)級(jí)放大器。隨著人們?cè)絹?lái)越注重通過(guò)系統(tǒng)軟件和應(yīng)用來(lái)提供與眾不同的系統(tǒng)解決方案,整個(gè)行業(yè)不斷迅速發(fā)展變化。但是,受緊張的研發(fā)預(yù)算和上市時(shí)間限制,用于構(gòu)建模擬電路并制作原型來(lái)驗(yàn)證其功能的時(shí)間也越來(lái)越少。這樣就增加了硬件開(kāi)發(fā)資源的壓力,需要進(jìn)一步減少設(shè)計(jì)迭代。本文將介紹在設(shè)計(jì)分立式寬帶全差分PGIA時(shí)要注意的關(guān)鍵事項(xiàng),并展示PGIA在驅(qū)動(dòng)高速信號(hào)鏈μModule®數(shù)據(jù)采集解決方案時(shí)的精密性能。 下載全文: ![]() |