色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

玩轉(zhuǎn)Zynq連載22——[ex03] 基于Zynq PL的PLL配置實(shí)例

發(fā)布時間:2019-9-6 08:19    發(fā)布者:rousong1989
玩轉(zhuǎn)Zynq連載22——[ex03] 基于Zynq PLPLL配置實(shí)例
更多資料共享
騰訊微云鏈接:https://share.weiyun.com/5s6bA0s
百度網(wǎng)盤鏈接:https://pan.baidu.com/s/1XTQtP5LZAedkCwQtllAEyw
提取碼:ld9c
騰訊微云鏈接:https://share.weiyun.com/5s6bA0s
百度網(wǎng)盤鏈接:https://pan.baidu.com/s/1XTQtP5LZAedkCwQtllAEyw
提取碼:ld9c
1概述
         本實(shí)例通過PLL產(chǎn)生的不同頻率的時鐘,分別驅(qū)動3個LED指示燈閃爍一樣的頻率。本實(shí)例的重點(diǎn)其實(shí)不是LED,而是IP核的應(yīng)用,當(dāng)然,僅以PLL IP核為例。
2 模塊化設(shè)計(jì)
         參考文檔《玩轉(zhuǎn)Zynq-基礎(chǔ)篇:基于FPGA的模塊化設(shè)計(jì).pdf》。
3 PLL IP核添加配置    3.1Vivado標(biāo)準(zhǔn)IP核概述
         我們常說的IP核,也就是知識產(chǎn)權(quán)Intellectual Property),是那些己驗(yàn)證的、可重利用的、具有某種確定功能的設(shè)計(jì)功能模塊。IP核一般分為軟IPsoft IP core)、固IPfirm IP core)和硬IPhard IP core)。軟IP是用某種高級語言來描述功能塊的行為,但是并不涉及用什么電路和電路元件實(shí)現(xiàn)這些行為。固IP除了完成軟IP所有的設(shè)計(jì)外,還完成了門電路級綜合和時序仿真等設(shè)計(jì)環(huán)節(jié),一般以門電路級網(wǎng)表形式提交用戶使用。硬IP則是完成了綜合的功能塊,已有固定的拓?fù)洳季趾途唧w工藝,并己經(jīng)經(jīng)過工藝驗(yàn)證,具有可保證的性能。設(shè)計(jì)深度愈深,后續(xù)工序所需要做的事情就越少,但是靈活性也就越小。
         XilinxFPGA器件中,IP核設(shè)計(jì)是非常重要并且必不可少的一部分,應(yīng)該說,前述的軟IP、固IP和硬IP,在我們Zstar板載的Zynq上都能夠找到蹤影。而對于Vivado來說,對于Xilinx或者其第三方合作伙伴提供的,已經(jīng)集成在Vivado工具界面中供設(shè)計(jì)者調(diào)用的IP,我們姑且可以稱之為標(biāo)準(zhǔn)IP核;而對于Vivado未集成的,第三方或者用戶自己開發(fā)設(shè)計(jì)的IP核,我們則稱之為用戶自定義IP核。
         對于Vivado中集成的IP核,可以點(diǎn)擊Vivado菜單Window --> IP Catalog查看。
         Vivado主視窗中,IP Catalog --> Cores中,列出了Vivado已經(jīng)集成的分類IP核,點(diǎn)擊各個分類前的+號,可以查看具體分類下都有哪些可用的IP核。
         對于一般的IP核,先找到所需要的IP核,然后雙擊IP核彈出配置頁面,配置完成后輸出各類IP核相關(guān)設(shè)計(jì)文件,在用戶設(shè)計(jì)中只要例化IP核模塊就可以了。
         下面我們以zstar_ex04實(shí)例的PLL IP核的配置為例,看看如何添加配置Vivado中集成的標(biāo)準(zhǔn)IP核。
3.2 PLL IP核配置實(shí)例
    如圖所示,點(diǎn)擊Flow Navigator面板下的“Project Manager à IP Catalog”。
圖 IP Catalog菜單
    如圖所示,彈出的IP Catalog面板中列出了所有Vivado自帶IP核的分類列表。
圖 IP Catalog面板
    如圖所示,在“FPGA Features and Design à Clocking”分類展開后,可以看到名為Clocking Wizard的IP核,通過這個IP核,我們可以配置一個PLL用于對FPGA外部輸入時鐘做各種分頻或倍頻處理。點(diǎn)擊Clocking Wizard后將彈出相應(yīng)的配置頁面。
圖 Clocking Wizard IP核
    彈出的第一個配置頁面如圖所示,這里的Primitive可以選擇“PLL”,然后在時鐘頻率(Input Clock Information)的Primary一行中設(shè)定我們的輸入時鐘頻率(Input Frequency)為25MHz即可。
圖 Clocking Options配置頁面
    接著在Output Clocks配置頁面中,如圖所示,勾選clk_out1/2/3這3個時鐘,分別設(shè)置其輸出頻率為25MHz、50MHz、100MHz。同時勾選控制信號reset和locked的,并且它們是高電平有效(Active High)。
圖 Output Clocks配置頁面
    接下來幾個頁面不需要做配置更改,直接點(diǎn)擊OK完成PLL的配置。
    配置生效后,我們可以切換到Sources面板下方的IP Sources這個子頁面中,如圖所示,出現(xiàn)了名為clk_wiz_0的IP核,即我們剛剛配置添加的IP核?梢渣c(diǎn)擊展開它,在“Instantiation Template”下方的“clk_wiz_0.veo”文件就是例化模板,可以雙擊打開它。
圖 查看例化模板
    如圖所示,可以復(fù)制這個PLL的例化模板,在我們的工程中相應(yīng)修改外部接口。
圖 PLL例化模板
    關(guān)于這里PLL模塊的接口定義如表所示。
信號名
方向
功能描述
clk_in1
輸入
PLL模塊的輸入時鐘信號,即所有輸出時鐘的基頻。
clk_out1
輸出
PLL模塊的輸出時鐘1。
clk_out2
輸出
PLL模塊的輸出時鐘2。
clk_out3
輸出
PLL模塊的輸出時鐘3。
reset
輸入
PLL模塊的輸入復(fù)位信號,高電平有效。
locked
輸出
PLL的鎖定指示信號,高電平有效。即該信號高電平時,表示PLL輸出時鐘都已經(jīng)正常輸出。
注:方向是相對PLL模塊而言的。
4 PLL IP核的移植
         參考文檔《玩轉(zhuǎn)Zynq-工具篇:VivadoIP核的移植.pdf》。
5 板級調(diào)試
         參考文檔《玩轉(zhuǎn)Zynq-環(huán)境篇:XilinxPlatformCableUSB下載器使用指南》,將...\project\zstar_ex03\zstar.runs\impl_1路徑下的zstar.bit文件燒錄到Zynq中。
         看到的效果D1、D2和D3這3顆LED指示燈同步閃爍。
本文地址:http://m.54549.cn/thread-568256-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表