至簡設(shè)計法經(jīng)典案例4 案例4. 當(dāng)收到en=1時,dout間隔1個時鐘后,產(chǎn)生2個時鐘周期的高電平脈沖,并且重復(fù)3次。 上面波形圖顯示了描述的功能。第3個時鐘上升沿收到en==1,所以dout間隔1個時鐘后變1并且持續(xù)2個時鐘周期,這個動作重復(fù)3次,結(jié)束。 看到大于1的數(shù)字,就知道要計數(shù)。下面的計數(shù)方式非常普遍: 即用一個計數(shù)器,從頭數(shù)到尾。這個計數(shù)器的設(shè)計很簡單,但產(chǎn)生dout信號就不容易了。 明德?lián)P推薦的計數(shù)方式如下: 利用2個計數(shù)器。cnt0就如案例2一樣,數(shù)的是間隔和高電平時鐘;而計數(shù)器cnt1數(shù)的是重復(fù)次數(shù)。 如案例2相同,需要添加信號flag_add來指示cnt0的加1區(qū)域,波形如下圖。 所以cnt0的加1條件是flag_add==1,計數(shù)3個就清零。 仔細(xì)觀察cnt1可以看到,每次cnt0數(shù)完后,cnt1就會加1。所以cnt1的加1條件是end_cnt0,計數(shù)3個就清零。從而我們可以設(shè)計出cnt0和cnt1的代碼,輸入Jsq2,即可調(diào)出模板。 flag_add有兩個變化點:變1和變0。變1是因為en==1,變0是因為重復(fù)次數(shù)都完了,也就是end_cnt1。所以flag_add代碼如下。 dout有兩個變化點:變1和變0。在cnt0數(shù)到1時(一個間隔)時變1,在cnt0數(shù)完時變0,所以dout的代碼如下。 至此,本工程的主體程序已經(jīng)設(shè)計完畢,之后需要讀者補(bǔ)充信號定義、輸入輸出定義了。 將module的名稱定義為my_ex3。并且我們已經(jīng)知道該模塊有5個信號:clk、rst_n、en和dout。為此,代碼如下: 其中clk、rst_n、en是輸入信號,dout是輸出信號,并且4個信號都是1比特的,根據(jù)這些信息,我們補(bǔ)充輸入輸出端口定義。代碼如下: 接下來定義信號類型。 cnt0是用always產(chǎn)生的信號,因此類型為reg。cnt0計數(shù)的最大值為2,需要用2根線表示,即位寬是2位。add_cnt0和end_cnt0都是用assign方式設(shè)計的,因此類型為wire。并且其值是0或者1,1個線表示即可。因此代碼如下: cnt1是用always產(chǎn)生的信號,因此類型為reg。cnt1計數(shù)的最大值為2,需要用2根線表示,即位寬是2位。add_cnt1和end_cnt1都是用assign方式設(shè)計的,因此類型為wire。并且其值是0或者1,1個線表示即可。因此代碼如下: dout是用always方式設(shè)計的,因此類型為reg。并且其值是0或者1,1根線表示即可。因此代碼如下: flag_add是用always方式設(shè)計的,因此類型為reg。并且其值是0或者1,1根線表示即可。因此代碼如下: 至此,整個代碼的設(shè)計工作已經(jīng)完成。整體代碼如下:
本題中,我們設(shè)計了2個計數(shù)器,從而使得dout的設(shè)計非常簡單。計數(shù)器的組合使用,對設(shè)計的復(fù)雜度有非常大的影響。合理和正確使用,將能設(shè)計出賞心悅目的代碼。 |