色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

MCS-51單片機與FPGA接口的邏輯設(shè)計

發(fā)布時間:2010-11-6 19:19    發(fā)布者:conniede
關(guān)鍵詞: FPGA , MCS-51 , VHDL , 單片機
1 引言

FPGA是一種新興的可編程邏輯器件,可以取代現(xiàn)有的全部微機接口芯片,實現(xiàn)微機系統(tǒng)中的存儲器、地址譯碼等多種功能,具有更高的密度、更快的工作速度和更大的編程靈活性,被廣泛應(yīng)用于各種電子類產(chǎn)品中。在功能上,單片機具有性價比高、功能靈活、易于人機對話、強大的數(shù)據(jù)處理能力等特點;而FPGA則具有高速、高可靠性以及開發(fā)便捷、規(guī)范等特點,因此兩類器件相結(jié)合的電路結(jié)構(gòu)將在許多高性能儀器儀表和電子產(chǎn)品中被廣泛應(yīng)用。基于這種需求,本文設(shè)計了MCS-51單片機與FPGA的總線接口邏輯電路,實現(xiàn)了單片機與FPGA數(shù)據(jù)與控制信息的可靠通信,使FP—GA與單片機優(yōu)勢互補,組成靈活的、軟硬件都可現(xiàn)場編程的控制系統(tǒng)。

2 單片機與FPGA的接口方式

單片機與FPGA的接口方式一般有兩種,即總線方式與獨立方式。MCS-51單片機具有很強的外部總線擴展能力,利用片外三總線結(jié)構(gòu)很容易實現(xiàn)單片機與FPGA的總線接口,而且單片機以總線方式與FPGA進行數(shù)據(jù)與控制信息通信也有許多優(yōu)點:速度快;節(jié)省PLD芯片的I/O口線;相對于非總線方式,單片機編程簡捷,控制可靠;在FPGA中通過邏輯切換,單片機易于與SRAM或ROM接口。

單片機與FPGA以總線方式通信的邏輯設(shè)計,重要的是要詳細(xì)了解單片機的總線讀寫時序,根據(jù)時序圖來設(shè)計邏輯結(jié)構(gòu),其通信的時序必須遵循單片機內(nèi)固定的總線方式讀/寫時序。FPGA的邏輯設(shè)計也相對比較復(fù)雜,在程序設(shè)計上必須與接口的單片機程序相結(jié)合,嚴(yán)格安排單片機能訪問的I/O空間。單片機以總線方式與FPGA進行數(shù)據(jù)通信與控制時,其通信工作時序是純硬件行為,速度要比前一種方式快得多,另外若在FPGA內(nèi)部設(shè)置足夠的譯碼輸出,單片機就可以僅通過19根I/O線在FPGA與單片機之間進行通信和控制信息交換,這樣可以節(jié)省FPGA芯片的I/O線。其原理圖如圖1所示。


2 總線接口邏輯設(shè)計

2.1 接口設(shè)計思想

單片機與CPLD/FPC,A以總線方式通信的邏輯設(shè)計,重要的是要詳細(xì)了解單片機的總線讀寫時序,根據(jù)時序圖來設(shè)計邏輯結(jié)構(gòu)。MCS-51系列單片機的時序圖如圖2所示。


ALE為地址鎖存使能信號,可利用其下降沿將低8位地址鎖存于FPGA中的地址鎖存器(LATCH_ADDRES)中;當(dāng)ALE將低8位地址通過P0鎖存的同時,高8位地址已穩(wěn)定建立于P2口,單片機利用讀指令允許信號PSEN的低電平從外部ROM中將指令從P0口讀入,由時序圖可見,其指令讀入的時機是在PSEN的上升沿之前。接下來,由P2口和P0口分別輸出高8位和低8位數(shù)據(jù)地址,并由ALE的下降沿將P0口的低8位地址鎖存于地址鎖存器。若需從FPGA中讀出數(shù)據(jù),單片機則通過指令“MOVXA,@DPTR”使RD信號為低電平,由P0口將鎖存器中的數(shù)據(jù)讀入累加器A;但若欲將累加器A的數(shù)據(jù)寫進FPGA,則需通過指令“MOVx DPTR,A”和寫允許信號WR。這時,DPTR中的高8位和低8位數(shù)據(jù)作為高、低8位地址分別向P2和P0口輸出,然后由WR的低電平并結(jié)合譯碼,將累加器A的數(shù)據(jù)寫入圖中相關(guān)的鎖存器。

通過對MCS-51單片機總線讀/寫時序的分析,設(shè)計了圖3所示的接口電路。在FPGA中,設(shè)計了兩個模塊:一個是總線接口模塊,負(fù)責(zé)單片機與FPGA的總線接口邏輯;另一個是寄存器單元及外部接口模塊,運用總線接口模塊來操作此模塊。



在總線應(yīng)用時,MCS-51單片機的P0口是作為地址/數(shù)據(jù)總線分時復(fù)用的,因此應(yīng)在總線接口模塊中設(shè)計一個三態(tài)緩沖器,實現(xiàn)P0口的三態(tài)接口;又因MCS-51單片機在訪問外部空間時,它的地址為16位,因此借助地址鎖存使能信號ALE在FPGA中實現(xiàn)高8位與低8位地址的編碼,組合成16位地址,然后再根據(jù)MCS-51單片機的讀/寫信號,實現(xiàn)對FPGA的讀寫操作。

在接口設(shè)計中,采用了VHDL語言實現(xiàn)其接口邏輯。用VHDL語言編寫,往往比較方便和嚴(yán)謹(jǐn),注意整個過程的邏輯思路,并且盡量避免語言的冗余,造成比較長的延時。-

MCS-51單片機與FPGA的通信讀寫電路的部分程序

本文地址:http://m.54549.cn/thread-36991-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)在線工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表