色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

IBIS與Spice時序不匹配的問題

發(fā)布時間:2010-9-20 10:01    發(fā)布者:conniede
關(guān)鍵詞: IBIS , PCB , SPICE
我從小就生活在旅行車里,直至長大成人。我的父母坐在前排琢磨著我們今天要去哪里。其余我們 6 個孩子則坐在后排欣賞所到之處的優(yōu)美風(fēng)景,雖然坐在車的后排并不是一件壞事,但我們透過車窗看到的外面的世界畢竟是有限的。


如同我的父母坐在前排一樣,IBIS(I/O緩沖器信息規(guī)范)模擬模型對外界也具有強大的管理功能。他們模擬緩沖器與印刷電路板 (PCB) 交互作用的性能,但會忽略與芯片內(nèi)部節(jié)點的交互作用。IBIS 模型可模擬系統(tǒng)級的 PCB 行為,尤其會模擬從外界到 I/O 緩沖器的連接。而另一方面,Spice 模型則可模擬芯片內(nèi)部的所有晶體管。Spice 晶體管級模擬將通過輸出緩沖器來分析路徑,但對 PCB 感應(yīng)、阻性和電容性寄生效應(yīng)還有待進一步認識。

IBIS 模型為基于系統(tǒng)的高速模型。IBIS 模型定義了與外部(即真實的元件)交互作用的 IC 元件。在高速度時,IC 封裝與 PCB 線跡寄生效應(yīng)之間的交互作用對信號行為會產(chǎn)生很大的影響。例如,所有模型都有引腳和封裝阻性、電容性和感應(yīng)性的寄生元件(見圖 1)。

工程師們?yōu)槭裁磿褂?IBIS 模型呢?因為速度!IBIS 模型模擬的速度比晶體管級模型的模擬要快 10 倍。IBIS 模型不僅可縮短系統(tǒng)設(shè)計人員的分析時間,而且還可避免 IC 廠商泄露緩沖器的晶體管級網(wǎng)表 (netlist)——因為其中可能會包含一些專用數(shù)據(jù)。

關(guān)于精度方面,目前的 IBIS 3.2 與 4.0 模型能夠精確地反映出 CMOS 緩沖器的阻抗和開關(guān)次數(shù)。盡管會有一些改進,但目前的模型仍不適合用于功率傳送模擬。另外,該模型應(yīng)與其源極一樣精確。如果用戶通過基準測試硅芯片生成了一個 IBIS 模型,則該模型將不能模擬最大和最小的統(tǒng)計邊沿。當(dāng) IC 設(shè)計人員在收集硅芯片基準數(shù)據(jù)后仔細地重新查看其晶體管模型時,他們會發(fā)現(xiàn) Spice 生成的模型是最為精確的。

模擬 IBIS 模型與其晶體管級 Spice 副本會在 IBIS 和 Spice 模擬波形之間產(chǎn)生不匹配問題。在波形的初始延遲之間可能存在著一定差異——輸出開始轉(zhuǎn)換的時間減去最初起始時間,即模擬輸出曲線上的 t0。甚至在 IBIS 和 Spice 模型使用相同的激勵信號和負載時,這種特定情形也會發(fā)生。這種概念或許在一開始會令人有些不安,但仔細檢查會發(fā)現(xiàn)兩組波形之間在時間上存在偏移。為什么會這樣?因為 IBIS 模型就像是“坐在前排的駕駛員”,而坐在后排的“孩童”,即 Spice 模型包含通過輸出緩沖器的整個延遲,并且 IBIS 模型僅表示緩沖器的外部行為。Spice 和 IBIS 模型之間在初期延遲方面的差異無關(guān)緊要,因為模型用戶總是不斷地將延遲“正;钡絽⒈葪l件。

IBIS 與 Spice 模型之間的相關(guān)性或許不是 100%,但速度優(yōu)勢總會使 IBIS 模型成為系統(tǒng)分析的有用工具。
本文地址:http://m.54549.cn/thread-28116-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表