在現(xiàn)代通信系統(tǒng)中,要使信號(hào)能夠更可靠地在信道中傳輸,往往需要我們?cè)谛诺谰幋a中采用糾錯(cuò)碼來(lái)降低信號(hào)受噪聲的影響,以降低傳輸?shù)恼`碼率。這種方法叫做差錯(cuò)控制編碼或糾錯(cuò)編碼,其思想是在發(fā)送端的信息碼元序列中增加一些監(jiān)督碼元,這些監(jiān)督碼與信碼之間有一定的關(guān)系,接收端可以利用這種關(guān)系由信道譯碼器來(lái)發(fā)現(xiàn)或糾正錯(cuò)誤的碼元。 1 卷積碼 前向糾錯(cuò)(FEC)是目前常用的一種差錯(cuò)控制方法,在這種方法中,發(fā)送端發(fā)送能夠被糾錯(cuò)的碼,接收端則在收到這些碼后,通過(guò)糾錯(cuò)譯碼器來(lái)發(fā)現(xiàn)其中的錯(cuò)誤并自動(dòng)糾正接收碼字中的錯(cuò)誤。在前向糾錯(cuò)方法中,卷積碼及其Viterbi譯碼是常用的信道編碼方案。 卷積碼通常用(n,k,N)表示,其中n為輸出信息比特,k為輸入信息比特,N為約束長(zhǎng)度,卷積碼的編碼效率為Rc=k/n,圖1所示為(2,l,7)卷積碼的編碼器框圖。 (2,1,7)卷積碼編碼器由6個(gè)延時(shí)器(圖1中的D模塊,可用寄存器實(shí)現(xiàn))和兩個(gè)模二加法器組成,它的編碼約束度為7,碼率為1/2。即輸入端輸入1比特信息,輸出端輸出2比特編碼信息,并分為上、下兩路并行輸出。 2 Viterbi譯碼器原理 近年來(lái),維特比算法具有很大的發(fā)展,目前在數(shù)字通信的前向糾錯(cuò)系統(tǒng)中用的較多。Viterbi譯碼的基本原理是把已接收到的序列與所有可能的發(fā)送序列進(jìn)行比較,選擇其中碼距最小的一個(gè)序列作為發(fā)送序列。下面以(2,1,3)卷積碼編碼器的編出碼為例,來(lái)說(shuō)明Viterbi解碼的方法和過(guò)程。圖2所示是該碼的狀態(tài)圖。 結(jié)合狀態(tài)圖可得出如圖3所示的狀態(tài)與時(shí)間關(guān)系圖,稱為網(wǎng)格圖。該圖設(shè)輸入信息數(shù)目L=5,所以畫有L+N=8個(gè)時(shí)間單位(節(jié)點(diǎn)),圖3中分別標(biāo)以0至7。設(shè)編譯器從a狀態(tài)開始運(yùn)作。該網(wǎng)格圖的每一條路徑都對(duì)應(yīng)著不同的輸入信息序列。由于所有的可能輸入信息序列共有2KL個(gè),因而其網(wǎng)格圖中所有可能的路徑也是2KL條。 設(shè)編譯器送出的碼序列為C,經(jīng)過(guò)離散無(wú)記憶信道傳輸后送入譯碼器的是序列R,E是信道錯(cuò)誤序列,則有:R=C+E。譯碼器根據(jù)接收序列R,可以按最大似然估計(jì)準(zhǔn)則來(lái)找出編碼器在網(wǎng)格圖上所走過(guò)的路徑,這個(gè)過(guò)程就是譯碼器計(jì)算、尋找的最大似然函數(shù): 經(jīng)計(jì)算可得,上式等價(jià)于尋找與R有最小漢明距離的路徑,即尋找: 對(duì)于二進(jìn)制輸入且Q進(jìn)制輸出的離散無(wú)記憶信道,實(shí)際上就是尋找與R有最小軟距離的路徑,而此時(shí)的度量就是軟判決距離: 式中,Rs與Cjs是接收序列R與Cj序列的Q進(jìn)制表示。 Viterbi算法是一種基于最大似然估計(jì)的算法。它并不是在網(wǎng)格圖上一次比較所有可能的2kl條路徑(序列),而是接收一段,就計(jì)算、比較、選擇一段最可能的碼段(分支),從而使整個(gè)碼序列達(dá)到一個(gè)有最大似然函數(shù)的序列。 3 Viterbi譯碼器的結(jié)構(gòu) 由以上分析可以得出如圖4所示的Viterbi譯碼器的原理框圖。 由圖4可見,Viterbi譯碼器大致可以分為四個(gè)部分:支路度量模塊(BMU)、加比選模塊(ACS)、幸存路徑管理模塊(SMU)和輸出產(chǎn)生模塊。其中支路度量模塊用于完成譯碼器輸入信號(hào)與網(wǎng)格圖上的可能路徑信號(hào)的分支度量計(jì)算;加比選模塊主要把前一個(gè)狀態(tài)的路徑度量與當(dāng)前輸入信號(hào)的分支度量相加,以得到該分支的路徑度量,然后比較不同分支路徑度量的大小,同時(shí)找出最小的度量值,并更新該狀態(tài)的度量值,最后輸出狀態(tài)轉(zhuǎn)移信息;路徑管理模塊可對(duì)加比選單元輸出的狀態(tài)轉(zhuǎn)移信息進(jìn)行處理,以便為輸出判決做準(zhǔn)備。輸出模塊可根據(jù)幸存路徑管理單元的輸出進(jìn)行輸出判決,最后輸出譯碼信息。 4 Viterbi譯碼器的FPGA實(shí)現(xiàn) 本文所設(shè)計(jì)的(2,1,7)Viterbi譯碼器可在Altera公司的QuartusII8.0開發(fā)環(huán)境下進(jìn)行設(shè)計(jì),并在QuartusII下進(jìn)行仿真。首先利用編碼器對(duì)已知的序列進(jìn)行編碼,產(chǎn)生這個(gè)輸入序列的編碼碼字,并對(duì)產(chǎn)生的編碼碼字進(jìn)行人為加擾,用以驗(yàn)證所設(shè)計(jì)的Viterbi譯碼器對(duì)錯(cuò)誤信息的糾錯(cuò)能力。圖5所示是該譯碼器的仿真圖,對(duì)于圖5,通過(guò)對(duì)比原始編碼序列和譯碼器輸出的序列,可以看出。輸入的序列與譯碼輸出的序列一致,故可證明Vitervi譯碼器設(shè)計(jì)的正確性。 5 結(jié)束語(yǔ) 本文通過(guò)在QuartusII8.0下對(duì)基于EPGA芯片EP3C120F780C8進(jìn)行Viterbi譯碼器進(jìn)行了設(shè)計(jì)與驗(yàn)證。結(jié)果表明,本設(shè)計(jì)中的Viterbi譯碼器能夠正確地進(jìn)行譯碼輸出。 |