色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x

原創(chuàng)|高速PCB設計中布線的基本要求

發(fā)布時間:2017-1-23 09:33    發(fā)布者:板兒妹0517

高速PCB設計中常規(guī)PCB布線,有以下基本要求:

(1)QFP、SOP等封裝的矩形焊盤出線,應從PIN中心引出(一般采用鋪shape)

(2)布線到板邊的距離不小于20MIL。

(3)金屬外殼器件下,不允許有其它網絡過孔,表層布線(常見金屬殼體有晶振,電池等)

(4)除封裝本身引起的DRC錯誤外,布線不得有DRC錯誤,包括同名網絡DRC錯誤,兼容設計除外。

(5)PCB設計完成后沒有未連接的網絡,具PCB網絡與電路圖網表一致。

(6)不允許出現Dangline Line。

(7)如明確不需要保留非功能焊盤,光繪文件中必須去除。

(8)建議布線到板邊的距離大于2MM

(9)建議信號線優(yōu)先選擇內層布線

(10)建議高速信號區(qū)域相應的電源平面或地平面盡可能保持完整

(11)建議布線分布均勻,大面積無布線的區(qū)域需要輔銅,但要求不影響阻抗控制

(12)建議所有布線需倒角,倒角角度推薦45度

(13)建議防止信號線在相鄰層形成邊長超過200MIL的自環(huán)

(14)建議相鄰層的布線方向成正交結構

說明:相鄰層的布線避免走成同一方向,以減少層間串擾,如果不可避免,特別是信號速率較高時,應考慮用地平面隔離各布線層,用地信號隔離各信號線。

更多技術干貨可關注【快點PCB學院】公眾號

本文地址:http://m.54549.cn/thread-184891-1-1.html     【打印本頁】

本站部分文章為轉載或網友發(fā)布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表