色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x
查看: 26204|回復: 2
打印 上一主題 下一主題

[提問] 如何處理實際布線中的一些理論沖突的問題

[復制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2016-11-14 17:47:51 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
1、如何處理實際布線中的一些理論沖突的問題
問:在實際PCB設計布線中,很多理論是相互沖突的;
例如: 1、處理多個模/數(shù)地的接法:理論上是應該相互隔離的,但在實際的小型化、高密度布線中,由于空間的局限或者絕對的隔離會導致小信號模擬地走線過長,很難實現(xiàn)理論的接法。
我的做法是:將模/數(shù)功能模塊的地分割成一個完整的孤島,該功能模塊的模/數(shù)地都連接在這一個孤島上。再通過溝道讓孤島和“大”地連接。不知這種做法是否正確?
2、理論上晶振與CPU的連線應該盡量短,由于結構布局的原因,晶振與CPU的連線比較長、比較細,因此受到了干擾,工作不穩(wěn)定,這時如何從布線解決這個問題?諸如此類的問題還有很多,尤其是高速PCB布線中考慮EMC、EMI問題,有很多沖突,很是頭痛,請問如何解決這些沖突?
挺頭疼的,希望大神們能給出具體的解決方法,或者建議。




沙發(fā)
發(fā)表于 2017-1-12 05:31:29 | 只看該作者
想知道也
板凳
 樓主| 發(fā)表于 2017-1-13 09:28:54 | 只看該作者
13276991415 發(fā)表于 2017-1-12 05:31
想知道也

求PCB設計大神給解決呢
您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規(guī)則

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表