色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

x
x
查看: 7512|回復(fù): 2
打印 上一主題 下一主題

[提問(wèn)] xilinx spartan-6 FPGA輸入延時(shí)

[復(fù)制鏈接]
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2013-2-21 19:48:20 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
關(guān)鍵詞: IODELAY2
小弟使用xilinx spartan-6系列的FPGA芯片實(shí)現(xiàn)輸入信號(hào)的延時(shí),調(diào)用IODELAY2時(shí)出現(xiàn)布線問(wèn)題,代碼如下,望大神指點(diǎn)一二!

module delay(rst,datain,dataout);
input datain,rst;
output dataout;
wire dataout;
      IODELAY2 #(
        .COUNTER_WRAPAROUND("STAY_AT_LIMIT"),
        .DATA_RATE("SDR"),
        .DELAY_SRC("IO"),
        .IDELAY2_VALUE(0),
        .IDELAY_MODE("NORMAL"),
        .IDELAY_TYPE("FIXED"),
        .IDELAY_VALUE(200),
        .ODELAY_VALUE(0),
        .SERDES_MODE("NONE"),
        .SIM_TAPDELAY_VALUE(75)
        )
      IODELAY2_U1_inst(
        .BUSY(),
        .DATAOUT(dataout),
        .DATAOUT2(),
        .DOUT(),
        .TOUT(),
        .CAL(1'b0),
        .CE(1'b0),
        .CLK(),
        .IDATAIN(datain),
        .INC(1'b0),
        .IOCLK0(),
        .IOCLK1(),
        .ODATAIN(),
        .RST(rst),
        .T(1'b1)
      );

endmodule

沙發(fā)
發(fā)表于 2013-6-22 17:28:36 | 只看該作者
我也來(lái)湊個(gè)熱鬧,想學(xué)學(xué)IODELAY2這個(gè)東東。。
板凳
發(fā)表于 2013-7-9 13:04:56 | 只看該作者
等待回答!學(xué)學(xué)。

本版積分規(guī)則

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表