色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃
電子工程網(wǎng)
標(biāo)題:
幾種電源地之間的區(qū)別
[打印本頁(yè)]
作者:
zhenghaizhou
時(shí)間:
2013-1-21 23:07
標(biāo)題:
幾種電源地之間的區(qū)別
在畫電路圖時(shí),想問下幾種地之間的區(qū)別?
power-GND singal-GND GND
電源地 信號(hào)地 數(shù)字地 模擬地等等。
謝謝了。
作者:
riverpeak
時(shí)間:
2013-1-21 23:58
在電路中,任何信號(hào)或者電源都是有回路的,這個(gè)回路的終點(diǎn)就是地。
關(guān)于你提出來的這幾個(gè)地的區(qū)別,你是指邏輯符號(hào)區(qū)別還是在實(shí)際使用的區(qū)別?
電源地,一般是指在DCDC輸入端的地,這個(gè)地有可能噪聲比較大,或者別的情況不能和DCDC的輸出端共地而區(qū)分的。
數(shù)字地模擬地故名思意,就是數(shù)字信號(hào)或者是模擬信號(hào)的回路呀,因?yàn)槟M信號(hào)的地更為敏感,所以有區(qū)別于數(shù)字地。
作者:
sherwin
時(shí)間:
2013-1-22 08:46
給RP兄弟補(bǔ)充一下:
1、有些產(chǎn)品為了隔絕各個(gè)不同回路之間的噪聲干擾,通常會(huì)在不同的地之間用磁珠隔離開來。
磁珠是一種鐵氧體材料構(gòu)建的電感,具有通低頻阻高頻的效果,在電路中相當(dāng)于一個(gè)低通濾波器,主要用來濾除高頻噪聲的。
2、通常來說,模擬信號(hào)最怕高頻噪聲干擾,由其是RF回路、ADC回路,這類回路的地端一般都要加上磁珠進(jìn)行隔離。
3、基于這個(gè)原理,實(shí)際上地線的劃分就遠(yuǎn)不止模擬地、數(shù)字地、電源地這么簡(jiǎn)單,往往是根據(jù)需要而劃分,比如RFG(射頻回路地)、系統(tǒng)地、ADG(AD采樣回路地)、DAG(DA輸出回路地)等等,根據(jù)具體的電路需要、噪聲的實(shí)際狀況而區(qū)分。
4、當(dāng)然,為了節(jié)省成本,往往也有用一顆0Ω電阻代替磁珠的,那就另當(dāng)別論了,呵呵。
作者:
zhslcd
時(shí)間:
2013-1-22 08:56
樓上兩位說的很詳細(xì)。
作者:
lous
時(shí)間:
2013-1-22 10:33
爛菊文,給你糾正一下。地最主要是保證連續(xù)性,你東一片,西一片掰開,最后地平面會(huì)波濤胸涌。地線,波大不好。
最重要一點(diǎn),地線分割,不能破壞連續(xù)性。否者,會(huì)引起波大,波大,你爽了,其他IC不爽。
當(dāng)年做技術(shù)的時(shí)候,面試別人都知道地線分割,就像lz兩位那樣。但是很少知道如何分割,是掰開弄好,還是合上弄好。
作者:
sherwin
時(shí)間:
2013-1-22 10:48
謝謝指教!
作者:
zhenghaizhou
時(shí)間:
2013-1-22 17:18
謝謝各位大俠的幫助,在altium designer 中畫原理圖時(shí)用到的幾個(gè)地,能說下嗎?
作者:
rockf001
時(shí)間:
2013-1-22 17:27
低的接地電阻很重要
作者:
ohmydog
時(shí)間:
2013-1-24 09:14
protel原理圖中的 power-GND singal-GND GND 是人為劃分的電氣網(wǎng)絡(luò)標(biāo)簽,和VCC一樣具有電源屬性,除此之外和其他任意電氣節(jié)點(diǎn)的網(wǎng)絡(luò)標(biāo)簽定義沒什么不同
作者:
lotus
時(shí)間:
2013-1-24 13:30
電源與信號(hào)電源???
作者:
clamness
時(shí)間:
2013-1-25 08:04
學(xué)習(xí)了
作者:
384751058
時(shí)間:
2013-1-28 19:09
只是理論上這樣說,實(shí)際中遇到的,還是很難處理,有些情況不是像理想中的那樣。。。
作者:
liucl
時(shí)間:
2013-1-31 06:42
零歐姆電阻并不是為了降低成本,要是真為了降低成本,直接用銅皮聯(lián)通既可以省去零歐姆電阻錢,又可以省去焊接費(fèi)用。零歐姆電阻的真正作用是在pcb電路設(shè)計(jì)時(shí)要把不同的地區(qū)分開來鋪設(shè),而地的設(shè)計(jì)要點(diǎn)主要就是要將地的連通性保證好,如果真正可以把這個(gè)地平面(包括各種地)的聯(lián)通阻抗降低到零歐姆的話,包括高頻阻抗和直流電阻都能夠降低到零歐姆,那就形不成什么干擾了,所有的干擾基本上都是因?yàn)镮×R=V造成的,如果R=0了,自然就沒有V了,所謂干擾不就是在有效的信號(hào)上疊加了不該有的電壓了嗎!
作者:
fdjlz
時(shí)間:
2013-2-1 22:34
0歐姆對(duì)電路故障點(diǎn)的分析很有好處!
作者:
pury1987
時(shí)間:
2013-2-2 23:00
我們這邊沒要求一定要分割呢,主要還是要隔離好,在地層開槽
作者:
nicewt
時(shí)間:
2013-2-3 15:41
各種地之間加磁珠隔離,有時(shí)會(huì)帶來干擾,需與具體電路相結(jié)合。
作者:
mingming3399
時(shí)間:
2013-2-19 14:16
復(fù)雜····
作者:
panminghui
時(shí)間:
2013-4-23 08:56
受教育了。。。。。。。。。!
謝謝.jpg
(8.96 KB)
下載附件
2013-4-23 08:55 上傳
作者:
pcbkey
時(shí)間:
2015-2-4 15:08
支持一下
歡迎光臨 電子工程網(wǎng) (http://m.54549.cn/)
Powered by Discuz! X3.4