色偷偷偷久久伊人大杳蕉,色爽交视频免费观看,欧美扒开腿做爽爽爽a片,欧美孕交alscan巨交xxx,日日碰狠狠躁久久躁蜜桃

北京太速科技的個(gè)人空間 http://m.54549.cn/space-uid-114143.html [收藏] [復(fù)制] [RSS]

博客

270-VC709E 增強(qiáng)版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡

已有 2454 次閱讀2016-11-8 16:55 | Xilinx, FPGA, VC709E, FMC接口, XC7VX690T

VC709E 增強(qiáng)版 基于FMC接口的Xilinx Vertex-7 FPGA V7 XC7VX690T PCIeX8 接口卡

 

一、板卡概述 
      本板卡基于Xilinx公司的FPGA XC7VX690T-FFG1761 芯片,支持PCIeX8、64bit DDR3容量2GByte,HPC的FMC連接器,板卡支持各種接口輸入,軟件支持windows。 

二、功能和技術(shù)指標(biāo): 
    1、標(biāo)準(zhǔn)PCI-E接口,支持PCI-E 8x,支持PCI-E 3.0。
    2、標(biāo)準(zhǔn)FMC-HPC接口,VADJ電平為1.8V。
    3、前面板引出1路SFP+光模塊,最高設(shè)計(jì)速度10Gbps。
    4、板卡后面引出2路SFP+光模塊,最高設(shè)計(jì)速度10Gbps。
    5、標(biāo)準(zhǔn)JTAG接口。
    6、支持兩組64bit,2GB的DDR3。
    7、主頻1GHz,支持1.2GHz
    8、持BPI模式快速加載。
    9、有器件支持商業(yè)級(jí),工業(yè)級(jí)。 
三、接口測(cè)試軟件: 
    1、 DDR3 IP測(cè)試,PCIe IP測(cè)試;
    2、萬(wàn)兆光纖網(wǎng)絡(luò)開(kāi)發(fā)
    3、 FMC上接高速ADC,DAC子卡,并可提供演示程序。 
四、基于Virtex7的 PCI-E 3.0 萬(wàn)兆以太網(wǎng)產(chǎn)品 IP開(kāi)發(fā) 
    本板卡 基于Virtex7 XC7V690T-FFG1761,設(shè)計(jì)的PCIe 底板,板卡特點(diǎn)如下:
    1、標(biāo)準(zhǔn)PCI-E接口,支持PCI-E 8x,支持PCI-E 3.0。
    2、標(biāo)準(zhǔn)FMC-HPC接口,VADJ電平為1.8V。
    3、前面板引出1路SFP+光模塊,最高設(shè)計(jì)速度10Gbps。 
    4、板卡后面引出2路SFP+光模塊,最高設(shè)計(jì)速度10Gbps。
    5、支持兩組64bit,2GB的DDR3。
    6、標(biāo)準(zhǔn)JTAG接口。
    7、支持BPI模式快速加載。 
基于賽靈思的V7 的FPGA開(kāi)發(fā)的PCIe DMA IP

 

  1. 支持8.0Gbps(Gen3)at x8,x4,x2和x1的硬核,包括Kintex-Ultrascale和Virtex-7 GTH類型的FPGA
  2. 支持5.0Gbps(Gen2)at x8,x4,x2和x1的硬核,包括Kintex-Ultrascale,Virtex-7 GTH,Virtex-7 GTX,Kintex-7 GTX和Zynq-7045類型的FPGA
  3. 支持5.0Gbps(Gen2)at x4,x2和x1的硬核,包括Artix-7和Zynq-7030類型的FPGA
  4. 兼容PCIE3.0協(xié)議;最大有效載荷256 Byte;支持MSI和INT消息

AXI接口:

  1. 可以通過(guò)AXI4-Lite Slave接口來(lái)進(jìn)行橋配置
  2. 可以通過(guò)AXI4-Lite Master接口來(lái)進(jìn)行外部寄存器配置
  3. 最多支持4個(gè)AXI4 Master接口
  4. 最多支持4個(gè)AXI4 Slave接口
  5. 最多支持4個(gè)AXI4 Stream input 和Stream output接口
  6. AXI4 Master,Slave和Stream 接口支持64bit,128bit和256bit的數(shù)據(jù)
  7. AXI4 Master和Slave接口可配置成AXI3接口

配置:

  1. 通過(guò)PCIE和(或)AXI4-Lite Slave接口可操作橋配置空間
  2. 具有4KBytes的橋內(nèi)部寄存器
  3. 具有4KBytes的PCIe配置空間
  4. 8KBytes用戶定義的外部寄存器空間

DMA引擎:

  1. 支持最多8個(gè)完全獨(dú)立的DMA引擎
  2. 支持最多4GBytes或無(wú)限長(zhǎng)的傳輸長(zhǎng)度
  3. 支持最多16個(gè)outstanding讀請(qǐng)求和寫(xiě)請(qǐng)求
  4. 支持Completion重排序
  5. 可重配置源和目的,能在PCIe接口,AXI4 Master接口和Stream input和output接口之間進(jìn)行轉(zhuǎn)變
  6. 靈活的Scatter-Gather DMA模式,包括每個(gè)描述符可動(dòng)態(tài)DMA控制
  7. 可選的DMA狀態(tài)報(bào)告給描述符,方便軟件管理設(shè)計(jì)
  8. 提供離散DMA功能、直接DMA功能和DMA通道管理

賽靈思V7 系列的FPGA開(kāi)發(fā)的TCPIP 的IP core
  特點(diǎn):
    1.支持多種的10G MAC
    2.每個(gè)tcp硬核堆棧支持8個(gè)邏輯接口。每個(gè)接口可以有唯一的IP,物理地址,VLAN ID,網(wǎng)關(guān),子網(wǎng)掩碼。
    3.支持9K字節(jié)超長(zhǎng)包
    4.支持VLANs
    5.內(nèi)嵌ARP
    6.用XGMII高速接口連接10G PMA-PCS PHY
    7.一個(gè)工作在156.25MHz的64bit的axi4—stream接口讓用戶調(diào)試使用
    8.可通過(guò)一個(gè)32bit的axi4-Lite從機(jī)協(xié)議去配置ip核 
    9.用戶接口為工作在156.25MHz的128bit的axi4-stream 
    10.多達(dá)128個(gè)并發(fā)客戶機(jī)或服務(wù)器的TCP會(huì)話模式。每個(gè)會(huì)話都可以連接到任何邏輯接口 
    11.為每個(gè)會(huì)話打開(kāi)特定的流控功能 
    12.用戶可配置的TCP選項(xiàng):MSS,時(shí)間戳, VLAN PCP , VLAN DEI 
    13.如果數(shù)據(jù)包的長(zhǎng)度大于從用戶應(yīng)用程序接口遠(yuǎn)程配置(MSS)中的值則負(fù)載自動(dòng)分割。 
    14.可配置TCP重操作記憶:寬度、深度、內(nèi)部或外部

      本設(shè)計(jì)方案 支持硬件板卡銷售、IP銷售 兩種模式。也可以委托設(shè)計(jì)成品。 另外IP除了支持Virtex7系列,也可以支持更高等級(jí)芯片的開(kāi)發(fā) 如Ultrascale系列。

五 應(yīng)用領(lǐng)域
      軟件無(wú)線電處理平臺(tái)
    圖形圖像硬件加速器
      Net FPGA

北京太速科技有限公司
在線客服:QQ:448468544 
公司網(wǎng)站:www.orihard.com
聯(lián)系電話:15084122580

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
返回頂部